产品描述
西门子电机1FL6022-2AF21-1LB1
同时也测量了发射上变频器,并记录其增益、P1dB和OIP3。此数据与频率的关系显示于图13(下)。增益约为27 dB,P1 dB约为22dBm,OIP3约为32 dBm。
当此板与集成收发器一起使用时,接收和发射的总体特性如表3所示。
表3. 系统总体性能表
Rx, 12 GHz至16 GHz | Tx, 8 GHz至12 GHz | |||
增益 | 36 dB | 输出功率 | 23 dBm | |
噪声系数 | 6.8 dB | 本底噪声 | –132 dBc/Hz | |
IIP3 | –3 dBm | OIP3 | 31 dBm | |
Pin,较大值 (无AGC) | –33 dBm | OP1dB | 22 dBm | |
带内m ×n | –60 dBc | 带内杂散 | –70 dBc | |
功耗 | 3.4 W | 功耗 | 4.2 W |
总的来说,性能与**外差架构相当,而功耗大大降低。等效**外差设计的链功耗会**5 W。此外,原型板的建造并未以缩小尺寸为**目标。利用适当的PCB布局技巧,并将AD9371集成到与下变频器相同的PCB上,采用这种架构的解决方案总尺寸可缩小到仅4到6平方英寸,显著小于需要近8到10平方英寸的等效**外差解决方案。此外,利用多芯片模块(MCM)或系统化封装(SiP)等技术可进一步缩小尺寸。这些先进技术可将尺寸缩小到2至3平方英寸。
结语
本文介绍了一种切实可行的架构——高中频架构,它可替代传统方法,大幅改进SWaP。文中简要说明了**外差架构以及设计的重要规格。然后介绍高中频架构,并阐释其在滤波要求和集成度(可减少器件总数)方面的优势。我们详细说明了如何制定频率规划,以及如何利用可调谐IF来避开上的干扰信号。在发射方面,其目标是降低输出杂散,我们提出了一种避开带内杂散的办法,以及预测所有可能存在的输出杂散产物的方法。
这种架构的实现得益于近年来集成式直接变频的迅猛发展。随着AD9371的诞生,通过高级校准和高集成度可实现更高的性能。这种架构在未来的低SWaP市场会变得特别重要。
作者:
Brad Hall是ADI公司航空航天与防务部门(位于美国北卡罗来纳州格林斯博罗)的射频系统应用工程师,于2015年加入ADI公司。在此之前,他是信号情报系统的射频硬件设计工程师。他2006年毕业于马里兰大学,获电气工程学士学位。
Wyatt 是ADI公司工业和仪器仪表部门(位于北卡罗莱纳州格林斯博罗)的一名RF工程师, 主要致力于集成式收发器和软件定义无线电(SDR)应用。之前,Wyatt曾是泰雷兹通信公司和Digital Receiver Technology Inc.的一名RF设计工程师。他于2005年和2006年分别获得了弗吉尼亚理工大学的电机工程学学士和硕士学位。Wyatt (W)是ADI公司免费的在线技术支持社区中文技术论坛的一名成员。
产品推荐