• 西门子5SL4240-8CC
  • 西门子5SL4240-8CC
  • 西门子5SL4240-8CC

产品描述

产品规格模块式包装说明全新品牌西门值+ 包装说明 全新 - 产品规格子

5SL4240-8CC


触发器是一种功能较简单的时序逻辑电路,存储电路通常由触发器组成,其状态必须反馈到组合电路的输入端,与输入信号一起共同决定组合电路的输出,而组合电路的输出也必须至少有一条反馈到存储电路的输入端,以便决定下一时刻存储电路的状态。

时序电路的分类有多种,但主要的分类是按照其存储电路中各触发器是否有统一时钟控制,分为同步时序电路和异步时序电路两大类型。若时序电路中存储电路各触发器状态的更新是在同一时钟脉冲的特定时刻(如上升沿或下降沿)同步进行的,这样的时序电路称为同步时序电路;若时序电路中存储电路各触发器的状态更新不受时钟脉冲的统一控制,而是在不同时刻分别进行的,或者没有时钟脉冲,这样的时序电路称为异步时序电路。数字电路中的数码寄存器、计数器、存储器等都是时序电路的基本单元电路。


五、时序逻辑电路检修方法

在检修时序逻辑电路之前应尽可能熟悉系统的结构原理和电路,然后是分析故障的表征特性,尽可能地缩小故障产生的范围。较高档的医疗设备一般带有自诊断程序,可充分利用它查找故障,将故障定位到较小范围。

检查电源

时序逻辑电路较常采用±5V、±15V、±12V电源。当电源对地短路或电源稳定性差都可能导致系统故障,表现为系统无反应、系统程序紊乱等。一般来说,电源对地短路是因为电容(去耦电容)短路产生的,找到故障电容较好的办法是采用电流跟踪仪跟踪短路电流,没有电流跟踪仪的就只好将电路分单元查找替换。

检查时钟

时钟电路一般由石英晶体电路组成(也有采用RC振荡电路的)。根据经验,石英晶体较易损坏。可用示波器测试时钟信号的频率、振幅、相位,或简单地用逻辑探针检测时钟脉冲的有无。对各个单元电路的时钟均应检测,以防断线、松脱、干扰等引起时钟脉冲的不正确。

检查总线

用逻辑探针检查总线上是否有脉冲活动。若总线上没有脉冲活动,可继续检查总线驱动器输入端有无脉冲信号、驱动器是否在允许状态、驱动器是否响应激励等,来确定故障是否是由于总线驱动器引起的,然后轮流检查每一个总线接收者。另外,可以关掉电源,用多用表检查总线各线的对地电阻,如果所有线的阻值一样,那么总线估计正常;如果一条或多条线的阻值与其余的不同,那么该线值得怀疑;如果有两根线的阻值相同,而又**或低于其它的线,那么这两条线可能相互短路了。

检查关键的脉冲信号

用逻辑探针、示波器或逻辑分析仪观察复位、使能、选通、读写、中断、读内存等控制信号,可以较好地判断集成电路(IC)是否正常工作。当复位信号有效时,IC输出应被清零或置位,程序应回到初始状态运行;当使能信号有效而时钟脉冲正常时,IC数据线上应有脉冲活动;当逻辑探针连到读内存线上,而指示灯没有闪烁显示(即读内存线上没有脉冲活动),说明微处理器可能在程序的某处卡住了,因为每一条指令读地址处存储器时,读内存线上通常是应有脉冲信号的;对于中断信号,可用逻辑探针来观察是否发生中断线路粘附,也可通过外加直流电压或低电平来控制(允许或禁止)被测试的中断。

检查接口

接口卡、印刷板与插座插接时可能松脱或偏离中心导致接触不良而引发故障,实际上很多故障的确是由此产生的,对此可用无水酒精擦拭清洁接口后再重新插接固定。另外数字系统还常常通过外部通信线路(RS232、MODEM、IEEE-488等)与其它系统连接,而连接线通常很长,还可能暴露于电子干扰源下,例如继电器、电机、变压器、大型X线机、阴雨天闪电等,连接口接触不良和电子干扰源的电磁干扰(EMI)均可能会产生错误的数据传送,甚至损坏相关的元件。对电磁干扰较好找出干扰源后排除它,其次可改善工作环境(如湿度和温度等),加强屏蔽,或改用屏蔽性能好的连接线。

时序逻辑电路的检修有许多方法技巧,必须通过长期实际工作摸索总结经验,才能更好地诊断、发现、排除故障,提高时序逻辑电路的维修技术水平。

六、时序逻辑电路应用举例

举例一:在智力竞赛中,参赛者通过抢先按动按钮,取得答题权。图1是由4个D触发器和2个“与非”门、1个“非”门等组成的4人抢答电路。抢答前,主持人按下复位按钮SB,4个D触发器全部清0,4个发光二极管均不亮,“与非”门G1输出为0,三极管截止,扬声器不发声。同时,G2输出为1,时钟信号CP经G3送入触发器的时钟控制端。此时,抢答按钮SB1~SB4未被按下,均为低电平,4个D触发器输入的全是0,保持0状态不变。时钟信号CP可用555定时器组成多谐振荡器的输出

当抢答按钮SB1~SB4中有一个被按下时,相应的D触发器输出为1,相应的发光二极管亮,同时,G1输出为1,使扬声器响,表示抢答成功,另外G1输出经G2反相后,关闭G3,封锁时钟信号CP,此时,各触发器的时钟控制端均为1,如果再有按钮被按下,就不起作用了,触发器的状态也不会改变。抢答完毕,复位清零,准备下次抢答。

举例二:路彩灯控制器由编码器、驱动器和显示器(彩灯)组成,编码器根据彩灯显示的花型按节拍送出八位状态编码信号,通过驱动器使彩灯点亮、熄灭。图2给出的彩灯控制器电路图中,编码器用两片双向移位寄存器74LS194实现,接成自启动脉冲分配器(扭环形计数器),其中D1为左移方式,D2为右移方式。驱动器电路如图3,当寄存器输出Q为高电平时,三极管T导通,继电器K通电,其动合触点闭合,彩灯亮;当Q为低电平时,三极管截止,继电器复位,彩灯灭

202202231632210850864.jpg202202231632207636284.jpg


组合逻辑电路的运算单元

在数字系统中算术运算都是利用加法进行的,因此加法器是数字系统中较基本的运算单元。由于二进制运算可以用逻辑运算来表示,因此可以用逻辑设计的方法来设计运算电路。加法在数字系统中分为全加和半加,所以加法器也分为全加器和半加器。

1、半加器设计

半加器不考虑低位向本位的进位,因此它有两个输入端和两个输出端。

设加数(输入端)为A、B ;和为S ;向高位的进位为Ci+1

函数的逻辑表达式为: S=AB+AB ; Ci+1=AB+1

2、全加器设计

由于全加器考虑低位向高位的进位,所以它有三个输入端和两个输出端。设输入变量为(加数)A、B、 Ci-1,输出变量为 S、 Ci+1

函数的逻辑表达式为:S=ABCi-1+ABCi-1+ABCi-1+ABCi-1=ABCi-1

Ci+1=ABCi-1+ABCi-1+ABCi-1+ABCi-1 =(AB)Ci-1+AB

3、全加器应用

因为加法器是数字系统中较基本的逻辑器件,所以它的应用很广。它可用于二进制的减法运算、乘法运算,BCD码的加、减法,码组变换,数码比较等。





http://zhangqueena.b2b168.com

产品推荐